142427562

उत्पादों

ADG1612BRUZ-REEL7

संक्षिप्त वर्णन:

ADG1611/ADG1612/ADG1613 में चार स्वतंत्र हैं
सिंगल-पोल/सिंगल-थ्रो (एसपीएसटी) स्विच।ADG1611 और
ADG1612 केवल इसमें भिन्न है कि डिजिटल नियंत्रण तर्क उलटा है।


वास्तु की बारीकी

उत्पाद टैग

विशेषताएँ

प्रतिरोध पर विशिष्ट 1 Ω
प्रतिरोध सपाटता पर 0.2 Ω
±3.3 V से ±8 V डुअल-सप्लाई ऑपरेशन
3.3 वी से 16 वी एकल-आपूर्ति ऑपरेशन
कोई वीएल आपूर्ति की आवश्यकता नहीं है
3 वी तर्क-संगत इनपुट
रेल से रेल संचालन
निरंतर वर्तमान प्रति चैनल:
एलएफसीएसपी पैकेज: 280 एमए
टीएसएसओपी पैकेज: 175 एमए
16-लीड TSSOP और 16-लीड, 4 मिमी × 4 मिमी LFCSP

अनुप्रयोग

संचार प्रणालियाँ चिकित्सा प्रणालियाँ ऑडियो सिग्नल रूटिंग वीडियो सिग्नल रूटिंग स्वचालित परीक्षण उपकरण डेटा अधिग्रहण प्रणाली बैटरी चालित प्रणालियाँ सैंपल-एंड-होल्ड सिस्टम रिले प्रतिस्थापन

सामान्य विवरण

ADG1611/ADG1612/ADG1613 में चार स्वतंत्र सिंगल-पोल/सिंगल-थ्रो (SPST) स्विच होते हैं।ADG1611 और ADG1612 केवल इसमें भिन्न हैं कि डिजिटल नियंत्रण तर्क उल्टा है। ADG1611 स्विच उचित नियंत्रण इनपुट पर तर्क 0 के साथ चालू होते हैं, जबकि ADG1612 स्विच के लिए तर्क 1 आवश्यक है।ADG1613 में ADG1611 के समान डिजिटल कंट्रोल लॉजिक के साथ दो स्विच हैं;अन्य दो स्विचों पर तर्क उलटा है।प्रत्येक स्विच चालू होने पर दोनों दिशाओं में समान रूप से अच्छी तरह से संचालित होता है और इसमें एक इनपुट सिग्नल रेंज होती है जो आपूर्ति तक फैली होती है।बंद स्थिति में, आपूर्ति तक सिग्नल स्तर अवरुद्ध हो जाते हैं। ADG1613 मल्टीप्लेक्सर अनुप्रयोगों में उपयोग के लिए ब्रेक-बिफोर-मेक स्विचिंग क्रिया प्रदर्शित करता है।डिजिटल इनपुट स्विच करते समय डिजाइन में निहित न्यूनतम ट्रांजिस्टर के लिए कम चार्ज इंजेक्शन है। इन स्विचों के प्रतिरोध पर अल्ट्रालो उन्हें डेटा अधिग्रहण के लिए आदर्श समाधान बनाते हैं और स्विचिंग अनुप्रयोगों को प्राप्त करते हैं जहां प्रतिरोध और विरूपण पर कम महत्वपूर्ण है।पूर्ण एनालॉग इनपुट रेंज पर प्रतिरोध प्रोफ़ाइल बहुत सपाट है, ऑडियो सिग्नल स्विच करते समय उत्कृष्ट रैखिकता और कम विरूपण सुनिश्चित करता है। CMOS निर्माण अल्ट्रालो पावर अपव्यय सुनिश्चित करता है, जिससे वे पोर्टेबल और बैटरी चालित उपकरणों के लिए आदर्श रूप से अनुकूल हो जाते हैं।
उत्पाद हाइलाइट्स:
1. तापमान पर प्रतिरोध पर अधिकतम 1.6 Ω।
2. न्यूनतम विकृति: THD + N = 0.007%।
3. 3 वी तर्क-संगत डिजिटल इनपुट: VINH = 2.0 V, VINL = 0.8 V।
4. कोई वीएल तर्क बिजली की आपूर्ति की आवश्यकता नहीं है।
5. अल्ट्रालो पावर अपव्यय: <16 एनडब्ल्यू।
6. 16-लीड TSSOP और 16-लीड, 4 मिमी × 4 मिमी LFCSP


  • पहले का:
  • अगला: